order_bg

ապրանքներ

Նոր օրիգինալ XQR17V16CC44V Spot Stock FPGA Field Programmable Gate Array Logic Ic Chip Integrated Circuits

Կարճ նկարագրություն:


Ապրանքի մանրամասն

Ապրանքի պիտակներ

Տեխնիկական պայմաններ  
Հիշողության կատեգորիա ԱՎԱՐՏԱԿԱՆ ԵՐԵԿՈ
Խտություն 16777 կբիթ
Բառերի քանակը 2000 կ
Բիթ մեկ բառի համար 8 բիթ
Փաթեթի տեսակը ԿԵՐԱՄԻԿԱ, LCC-44
Կապում 44
Տրամաբանական ընտանիք CMOS
Մատակարարման լարումը 3.3 Վ
Գործառնական ջերմաստիճան -55-ից մինչև 125 C (-67-ից մինչև 257 F)

Xilinx-ը ներկայացնում է բարձր խտության QPro™ XQR17V16 սերիայի Radiation Hardened QML կոնֆիգուրացիայի PROM-ները, որոնք ապահովում են օգտագործման համար դյուրին, ծախսարդյունավետ մեթոդ՝ մեծ Xilinx FPGA կոնֆիգուրացիայի բիթսթրիմները պահելու համար:XQR17V16CC44V-ը 3,3 Վ լարման սարք է՝ 16 Մբ պահեստային հզորությամբ և կարող է աշխատել սերիական կամ բայթ լայն ռեժիմով:XQR17V16 սարքի ճարտարապետության պարզեցված բլոկային դիագրամի համար:

Երբ FPGA-ն գտնվում է Master Serial ռեժիմում, այն ստեղծում է կազմաձևման ժամացույց, որը վարում է PROM-ը:Բարձրացող ժամացույցի եզրից հետո մուտքի կարճ ժամանակում տվյալները հայտնվում են PROM DATA ելքային փինում, որը միացված է FPGA DIN փին:FPGA-ն ստեղծում է ժամացույցի համապատասխան քանակի իմպուլսներ՝ կազմաձևումն ավարտելու համար:Կազմաձևելուց հետո այն անջատում է PROM-ը:Երբ FPGA-ն գտնվում է Slave Serial ռեժիմում, PROM-ը և FPGA-ն երկուսն էլ պետք է ժամացույցի ենթարկվեն մուտքային ազդանշանով:

Երբ FPGA-ն Master SelectMAP ռեժիմում է, այն առաջացնում է կազմաձևման ժամացույց, որը վարում է PROM-ը և FPGA-ն:CCLK-ի բարձրացող եզրից հետո տվյալները հասանելի են PROMs DATA (D0-D7) կապումներով:Տվյալները կտեղակայվեն FPGA-ում CCLK-ի հետևյալ բարձրացող եզրին:Երբ FPGA-ն գտնվում է Slave SelectMAP ռեժիմում, PROM-ը և FPGA-ն երկուսն էլ պետք է ժամացույցի ենթարկվեն մուտքային ազդանշանով:CCLK-ը վարելու համար կարող է օգտագործվել ազատ վազող տատանվող:Մի քանի սարքեր կարող են միացվել՝ օգտագործելով CEO-ի ելքը՝ հետևյալ սարքի CE մուտքագրումը վարելու համար:Այս շղթայի բոլոր PROM-ների ժամացույցի մուտքերը և ՏՎՅԱԼՆԵՐԻ ելքերը փոխկապակցված են:Բոլոր սարքերը համատեղելի են և կարող են կասկադացվել ընտանիքի այլ անդամների հետ:Սարքի ծրագրավորման համար կամ Xilinx ISE հիմնադրամը կամ ISE WebPACK ծրագրակազմը հավաքում է FPGA դիզայնի ֆայլը ստանդարտ Hex ձևաչափի, որն այնուհետև փոխանցվում է առևտրային PROM ծրագրավորողների մեծամասնությանը:

Հատկություններ
• Latch-Up Immune to LET >120 MeV/cm2/mg
• Երաշխավորված TID 50 կՌադ (Si) յուրաքանչյուր սպեկտրի համար 1019.5
• Պատրաստված է էպիտաքսիալ սուբստրատի վրա
• 16 Մբիթ պահեստային հզորություն
• Երաշխավորված շահագործում ամբողջ ռազմական ջերմաստիճանի միջակայքում՝ –55°C-ից +125°C
• Մեկանգամյա ծրագրավորվող (OTP) միայն կարդալու հիշողություն, որը նախատեսված է Xilinx FPGA սարքերի կոնֆիգուրացիայի բիթսթրիմները պահելու համար
• Կրկնակի կոնֆիգուրացիայի ռեժիմներ
♦ Սերիական կազմաձևում (մինչև 33 Մբ/վրկ)
♦ Զուգահեռ (մինչև 264 Մբ/վ 33 ՄՀց հաճախականությամբ)
• Պարզ ինտերֆեյս Xilinx QPro FPGA-ների համար
• Կասկադային՝ ավելի երկար կամ մի քանի բիթ հոսքեր պահելու համար
• Ծրագրավորվող վերակայման բևեռականություն (ակտիվ բարձր կամ ակտիվ ցածր)՝ տարբեր FPGA լուծումների հետ համատեղելիության համար
• Ցածր էներգիայի CMOS լողացող դարպասի գործընթաց
• 3.3V սնուցման լարում
• Առկա է կերամիկական CK44 փաթեթներով (1)
• Ծրագրավորման աջակցություն առաջատար ծրագրավորող արտադրողների կողմից
• Դիզայնի աջակցություն՝ օգտագործելով ISE Foundation կամ ISE WebPACK ծրագրային փաթեթները
• Երաշխավորված տվյալների պահպանման 20 տարի ժամկետով
Ծրագրավորում
Սարքերը կարող են ծրագրավորվել Xilinx-ի կամ որակավորված երրորդ կողմի վաճառողների կողմից մատակարարված ծրագրավորողների վրա:Օգտագործողը պետք է ապահովի, որ օգտագործվում են համապատասխան ծրագրավորման ալգորիթմը և ծրագրավորողի ծրագրաշարի վերջին տարբերակը:Սխալ ընտրությունը կարող է մշտապես վնասել սարքը:
Նկարագրություն
• Latch-Up Immune to LET >120 MeV/cm2/mg
• Երաշխավորված TID 50 կՌադ (Si) յուրաքանչյուր սպեկտրի համար 1019.5
• Պատրաստված է էպիտաքսիալ սուբստրատի վրա
• 16 Մբիթ պահեստային հզորություն
• Երաշխավորված շահագործում ամբողջ ռազմական ջերմաստիճանի միջակայքում՝ –55°C-ից +125°C
• Մեկանգամյա ծրագրավորվող (OTP) միայն կարդալու հիշողություն, որը նախատեսված է Xilinx FPGA սարքերի կոնֆիգուրացիայի բիթսթրիմները պահելու համար
• Կրկնակի կոնֆիգուրացիայի ռեժիմներ
♦ Սերիական կազմաձևում (մինչև 33 Մբ/վրկ)
♦ Զուգահեռ (մինչև 264 Մբ/վ 33 ՄՀց հաճախականությամբ)
• Պարզ ինտերֆեյս Xilinx QPro FPGA-ների համար
• Կասկադային՝ ավելի երկար կամ մի քանի բիթ հոսքեր պահելու համար
• Ծրագրավորվող վերակայման բևեռականություն (ակտիվ Բարձր կամ ակտիվ
Ցածր) տարբեր FPGA լուծումների հետ համատեղելիության համար
• Ցածր էներգիայի CMOS լողացող դարպասի գործընթաց
• 3.3V սնուցման լարում
• Առկա է կերամիկական CK44 փաթեթներով (1)
• Ծրագրավորման աջակցություն առաջատար ծրագրավորողի կողմից
արտադրողներ
• Դիզայնի աջակցություն՝ օգտագործելով ISE հիմնադրամը կամ ISE
WebPACK ծրագրային փաթեթներ
• Երաշխավորված տվյալների պահպանման 20 տարի ժամկետով


  • Նախորդը:
  • Հաջորդը:

  • Գրեք ձեր հաղորդագրությունը այստեղ և ուղարկեք այն մեզ