LCMXO2-256HC-4TG100C Օրիգինալ և նոր, մրցունակ գնով Առկա է IC մատակարար
Ապրանքի հատկանիշներ
Pbfree կոդը | Այո՛ |
Rohs ծածկագիր | Այո՛ |
Մասի կյանքի ցիկլի կոդը | Ակտիվ |
Ihs Արտադրող | LATTICE SEMICONDUCTOR CORP |
Մասի փաթեթի կոդը | QFP |
Փաթեթի նկարագրություն | LFQFP, |
Pin Count | 100 |
Հասնել Համապատասխանության օրենսգրքին | համապատասխան |
ECCN ծածկագիր | EAR99 |
HTS կոդը | 8542.39.00.01 |
Samacsys Արտադրող | Ցանցային կիսահաղորդիչ |
Լրացուցիչ հատկություն | ԱՇԽԱՏՈՒՄ Է ՆԱԵՎ 3.3 Վ ԱՆՎԱՆԱԿԱՆ ՄԱՏԱԿԱՐԱՐՈՒՄՈՒՄ |
JESD-30 ծածկագիր | S-PQFP-G100 |
JESD-609 Կոդ | e3 |
Երկարություն | 14 մմ |
Խոնավության զգայունության մակարդակ | 3 |
Նվիրված մուտքերի քանակը | |
I/O գծերի քանակը | |
Մուտքագրումների քանակը | 55 |
Արդյունքների քանակը | 55 |
Տերմինալների քանակը | 100 |
Աշխատանքային ջերմաստիճանը-Max | 85 °C |
Աշխատանքային ջերմաստիճանը - Min | |
Կազմակերպություն | 0 ՆՎԻՐՎԱԾ ՄՈՒՏՔ, 0 I/O |
Ելքային գործառույթ | ԽԱՌԸ |
Փաթեթի մարմնի նյութ | ՊԼԱՍՏԻԿ/ԷՊՕՔՍԻ |
Փաթեթի կոդը | LFQFP |
Փաթեթի համարժեքության ծածկագիր | TQFP100,.63SQ |
Փաթեթի ձևը | ՀՐԱՊԱՐԱԿ |
Փաթեթի ոճը | FLATPACK, ՑԱԾՐ ՊՐՈՖԻԼ, ՆՈՒՅՆ ՏԵՍՈՒԿ |
Փաթեթավորման մեթոդ | Սկուտեղ |
Վերահոսքի գագաթնակետային ջերմաստիճան (Cel) | 260 թ |
Էլեկտրաէներգիայի մատակարարումներ | 2,5/3,3 Վ |
Ծրագրավորվող տրամաբանության տեսակը | FLASH PLD |
Տարածման հետաձգում | 7.36 ns |
Որակավորման կարգավիճակ | Ոչ որակավորված |
Նստած բարձրություն-Max | 1,6 մմ |
Մատակարարման լարումը-Max | 3.462 Վ |
Մատակարարման լարումը- Min | 2.375 Վ |
Մատակարարման լարում-Nom | 2,5 Վ |
Մակերեւութային լեռ | ԱՅՈ |
Ջերմաստիճանի աստիճան | ԱՅԼ |
Տերմինալի ավարտ | Անփայլ անագ (Sn) |
Տերմինալի ձև | ՃԱՅԻ ԹԵՎ |
Տերմինալի խաղադաշտ | 0,5 մմ |
Տերմինալի դիրքը | QUAD |
Time@Peak Reflow Temperature-Max (s) | 30 |
Լայնությունը | 14 մմ |
Ապրանքի ներածություն
Համալիր ծրագրավորվող տրամաբանական սարքը (CPLD) կիրառական ինտեգրված միացում է (ASIC) LSI-ում (Մեծ մասշտաբի ինտեգրված սխեման):Այն հարմար է վերահսկման ինտենսիվ թվային համակարգի նախագծման համար, և դրա հետաձգման կառավարումը հարմար է:CPLD-ն ինտեգրալ սխեմաներում ամենաարագ զարգացող սարքերից մեկն է:
CPLD-ի բաղադրիչներ
CPLD-ն մեծ մասշտաբով և բարդ կառուցվածքով բարդ ծրագրավորվող տրամաբանական սարք է, որը պատկանում է լայնածավալ սարքերի շարքին:ինտեգրալ սխեմաներ.
CPLD-ն ունի հինգ հիմնական մաս՝ տրամաբանական զանգվածի բլոկ, մակրո միավոր, երկարացված արտադրանքի ժամկետ, ծրագրավորվող լարային զանգված և I/O կառավարման բլոկ:
1. Տրամաբանական զանգվածի բլոկ (LAB)
Տրամաբանական զանգվածի բլոկը բաղկացած է 16 մակրո բջիջներից բաղկացած զանգվածից, և մի քանի LABS միացված են միասին ծրագրավորվող զանգվածով (PIA) և գլոբալ ավտոբուսով:
2. Մակրո միավոր
MAX7000 սերիայի մակրո միավորը բաղկացած է երեք ֆունկցիոնալ բլոկից՝ տրամաբանական զանգված, արտադրանքի ընտրության մատրիցա և ծրագրավորվող ռեգիստր:
3. Երկարացված արտադրանքի ժամկետը
Յուրաքանչյուր մակրո բջիջի մեկ արտադրանքի տերմինը կարող է հակադարձ կերպով հետ ուղարկել տրամաբանական զանգված:
4. Ծրագրավորվող լարային զանգված PIA
Յուրաքանչյուր LAB-ը կարող է միացվել պահանջվող տրամաբանությունը ձևավորելու համար ծրագրավորվող լարային զանգվածի միջոցով:Այս գլոբալ ավտոբուսը ծրագրավորվող ալիք է, որը կարող է սարքի ցանկացած ազդանշանի աղբյուր միացնել իր նպատակակետին:
5. I/O կառավարման բլոկ
I/O կառավարման բլոկը թույլ է տալիս յուրաքանչյուր I/O փին կարգավորել մուտքի/ելքի և երկկողմանի աշխատանքի համար:
CPLD-ի և FPGA-ի համեմատություն
Չնայած երկուսն էլFPGAևCPLDծրագրավորվող ASIC սարքեր են և ունեն բազմաթիվ ընդհանուր բնութագրեր, CPLD-ի և FPGA-ի կառուցվածքի տարբերությունների պատճառով նրանք ունեն իրենց առանձնահատկությունները.
1.CPLD-ն ավելի հարմար է տարբեր ալգորիթմներ և կոմբինատոր տրամաբանություն լրացնելու համար, իսկ FP GA-ն ավելի հարմար է հաջորդական տրամաբանությունը լրացնելու համար։Այլ կերպ ասած, FPGA-ն ավելի հարմար է flip-flop հարուստ կառուցվածքի համար, մինչդեռ CPLD-ն ավելի հարմար է flip-flop սահմանափակ և արտադրանքի ժամկետով հարուստ կառուցվածքի համար:
2. CPLD-ի շարունակական երթուղային կառուցվածքը որոշում է, որ դրա ժամանակային ուշացումը միատեսակ է և կանխատեսելի, մինչդեռ FPGA-ի հատվածավոր երթուղային կառուցվածքը որոշում է դրա հետաձգման անկանխատեսելիությունը:
3.FPGA-ն ավելի ճկունություն ունի, քան CPLD-ն ծրագրավորման մեջ:CPLD-ը ծրագրավորվում է տրամաբանական ֆունկցիան փոփոխելով ֆիքսված ներքին միացման սխեմայով, մինչդեռ FPGA-ն ծրագրավորվում է՝ փոխելով ներքին միացման լարերը:FP GA-ն կարող է ծրագրավորվել տրամաբանական դարպասի տակ, մինչդեռ CPLD-ն ծրագրավորվում է տրամաբանական բլոկի տակ:
4. FPGA-ի ինտեգրումն ավելի բարձր է, քան CPLD-ն, և այն ունի ավելի բարդ լարերի կառուցվածք և տրամաբանական իրականացում:
5.CPLD-ն ավելի հարմար է օգտագործել, քան FPGA-ն:CPLD ծրագրավորում՝ օգտագործելով E2PROM կամ FASTFLASH տեխնոլոգիան, առանց արտաքին հիշողության չիպ, հեշտ օգտագործման համար:Այնուամենայնիվ, FPGA-ի ծրագրավորման տեղեկատվությունը պետք է պահվի արտաքին հիշողության մեջ, և օգտագործման եղանակը բարդ է:
6. CPLDS-ն ավելի արագ է, քան FPgas-ը և ունի ավելի մեծ ժամանակի կանխատեսելիություն:Դա պայմանավորված է նրանով, որ FPG-ները դարպասի մակարդակի ծրագրավորում են, և բաշխված փոխկապակցումները ընդունվում են CLBS-ի միջև, մինչդեռ CPLDS-ը տրամաբանական բլոկի մակարդակի ծրագրավորում է, և նրանց տրամաբանական բլոկների միջև փոխկապակցվածությունը միաձուլված է:
7. Ծրագրավորման եղանակով, CPLD-ն հիմնականում հիմնված է E2PROM կամ FLASH հիշողության ծրագրավորման վրա, ծրագրավորման ժամանակները մինչև 10,000 անգամ, առավելությունն այն է, որ համակարգի անջատումը ծրագրավորման տեղեկատվությունը չի կորչում:CPLD-ը կարելի է բաժանել երկու կատեգորիայի՝ ծրագրավորում ծրագրավորողի վրա և ծրագրավորում համակարգի վրա։FPGA-ի մեծ մասը հիմնված է SRAM ծրագրավորման վրա, ծրագրավորման տեղեկատվությունը կորչում է, երբ համակարգը անջատված է, և ծրագրավորման տվյալները պետք է հետ գրվեն SRAM-ին սարքից դուրս ամեն անգամ, երբ այն միացված է:Դրա առավելությունն այն է, որ այն կարող է ծրագրավորվել ցանկացած պահի, և այն կարող է արագ ծրագրավորվել աշխատանքում, որպեսզի հասնի դինամիկ կոնֆիգուրացիա տախտակի և համակարգի մակարդակում:
8. CPLD գաղտնիությունը լավ է, FPGA-ի գաղտնիությունը վատ է:
9. Ընդհանուր առմամբ, CPLD-ի էներգիայի սպառումն ավելի մեծ է, քան FPGA-ն, և որքան բարձր է ինտեգրման աստիճանը, այնքան ավելի ակնհայտ է: